• 受託開発のご用命はコチラまで
  • 探し物が見つからない場合のご用命はポジティブワンまで
  • 見積もり依頼、製品問い合せはこちらまで
  • ポジティブワンNFCラボ
  • 技術サポート窓口
  • 特集&ソリューション
  • ダウンロード
  • 旧サイトはこちら

FPGA IP - UDP/IP Ethernet IPコア

最新ボード

ALTERA (ARM+FPGA)
XILINX(ARM+FPGA)
POC-SOMシリーズ用
POC-SOM-PCI Expressカード

Xilinx FPGA

・POC-DIMM-Zynq7000-E

mars ax3 top 


・POC-DIMM-Artix7-E

mars ax3 top 


 ・POC-DIMM-Spartan6LX-E

 mars mx1 top


・POC-DIMM-Spartan6LXT-E

mars mx2 top


 ・POC-COM-Kintex7-E

FPGA mercury kx1 top


Altera FPGA

 ・POC-DIMM-CycloneV-E

FPGA mars ca4 top


 ・POC-COM-CycloneIV-E

FPGA mercury ca1 top


アクセサリ 

・FMCドライブコントロールカード

FPGA fmc dr2 top


 POC-DIMM-E評価ボード

FPGA mars pm3 top


POC-DIMM-E(p-ITX)ボード

FPGA mars pm3 top


 POC-COM-E評価ボード

FPGA mercury starter top


FPGA IP

・Giga Network IP

FPGA network-IP top


・Unversal dirve Control IP

FPGA-Universal driver controller IP top


・USB3.0 Manager IP

FPGA-USB3-IP top

  • 完全な1Gbit/secワイヤスピードで動作
  • IPv4およびイーサネットレイヤ処理
  • ヘッダパススルーモード
  • 選択的に送信データストリームに埋め込まれた値で初期UDP /IP/ETHヘッダーフィールド値をオーバーライド
  • ユーザアプリケーションに容易に送達するための受信データストリーム内の選択的に埋め込むUDP / IP / ETHヘッダーフィールド値

FPGA IP - UDP/IP Ethernet IPコア概要 

Enclustra製UDP / IPイーサネットIPコアは、簡単にUDPプロトコルを使用して、イーサネットを介して他のサブシステムと通信するためにFPGAベースのサブシステムを可能にします。IPコアは、現在、アルテラとザイリンクスのFPGAアーキテクチャで使用するための高度な設定と最適に実装されています。これは、ユーザ·ロジックへのインタフェースを使用して簡単に提供し、一般的なメディア独立インターフェースMII、RMII、GMIIおよびRGMIIをサポートしています。125MHzで動作、8ビット幅の送信および受信インターフェース可能なIPコアは、完全な1GB/sのワイヤスピードで動作することができます。また、100MB/sと10MB/sの動作もサポートされています。

UDPIPEthernetIPCore BlockDiagram 1000

FPGA IP - UDP/IP Ethernet IPコア アーキチャ概要 

UDPIPEthernetIPCore Architecture 1000

FPGA IP - UDP/IP Ethernet IPコア注文概要

en udp ip eth product ordering 1000

FPGA IP - UDP/IP Ethernet IPコア出荷物

+ UDP / IP、イーサネットIPコア
 ++ VHDLソースファイル(プレーンまたは暗号化された、製品のオプションによって異なります)
 ++ プリコンパイル済みのModelSim®シミュレーションライブラリ
 ++ ユーザーマニュアル(PDFダウンロード)
+ UDP / IPイーサネットIPコアのリファレンスデザイン
 ++ リファレンスデザインのトップレベルのVHDLファイル(プレーンVHDL)
 ++ UCF / XDC / SDC制約ファイル(製品オプションによって異なります)
 ++ ザイリンクスISE®/ザイリンクスVivado™/ア​​ルテラのQuartus®®IIプロジェクトファイル(製品オプションによって異なります)
 ++ トップレベルのシミュレーションテストベンチファイル(プレーンVHDL)
 ++ トップレベルのシミュレーションModelSimのプロジェクトファイル
 ++ ドキュメンテーション(UDP / IP / ETH IPコアユーザーマニュアルに統合)

FPGA IP - UDP/IP Ethernet IPコア関連製品